Обсуждение участника:MarchenkoEV

Содержимое страницы недоступно на других языках.
Материал из Викиверситета

Добро пожаловать в Викиверситет![править]

Иллюстрирование Википедии: Руководство по размещению файлов на Викискладе. После загрузки файлов на Викисклад их можно будет использовать в статьях Викиверситета.

Здравствуйте, и добро пожаловать в русскоязычную часть Викиверситета! Надеемся, Вы получите большое удовольствие от участия в проекте.

Постарайтесь вначале статьи обозначить цель Вашей работы. Укажите, является ли создаваемая Вами страница учебным курсом или исследовательской работой.

Если Вы хотите написать энциклопедическую статью, то для этого есть Википедия, см. Чем не является Викиверситет.

Ознакомьтесь, пожалуйста, с вики-разметкой и принципами размещения и именования статей.

Чтобы получать актуальную информацию о событиях, происходящих в Викиверситете, Вы можете установить шаблон {{Актуально}}, например, в самое начало своей страницы обсуждения.

Иллюстрации загружайте на Викисклад, предназначенный для хранения медиафайлов вики-проектов. Прочитайте, пожалуйста, брошюру об основах иллюстрирования статей в Википедии и работе на Викискладе. Загруженные файлы на Викисклад можно будет одинаково легко использовать в Википедии и в Викиверситете.

По всем вопросам смело обращайтесь на портал сообщества или к одному из администраторов. При этом, пожалуйста, подписывайтесь на страницах обсуждения (но не в статьях Викиверситета), используя четыре идущих подряд знака тильды (~~~~). И ещё раз — добро пожаловать! :-) вы можете убрать данный шаблон с вашей страницы обсуждения по собственному желанию


Пример оформления заголовка занятия

Занятие день, месяц , год (№ по порядку)[править]

Практическая № 3'[править]

Задание №1

53122(восмерич)=22098(десятич) 5535(восмерич)=2909(десятич)

Задание №2 22098(десятич)= 101011001010010 2909(десятич)= 101101011101

Задание № 3 101011001010010+101101011101= 110000110101111

Задание №4

101011001010010*101101011101=11110101001110000111001010


MarchenkoEV 08:35, 14 сентября 2010 (UTC)[ответить]

Практическая работа № 4[править]

  • A=33
  • B=-77
  • C=53
  • D=71
  • (A-B)ок=0|1010100
  • (B-A)дк=1|1101111
  • (C-D)ок=0|01101
  • (D-C)дк=0|10010


(MarchenkoEV 08:50, 21 сентября 2010 (UTC))[ответить]

Оформлять надо по образцу--NSA52 08:10, 28 сентября 2010 (UTC)[ответить]

Практическая работа № 6[править]

Занятие №6[править]

СХЕМА 1  
   КМОП 2И-НЕ. В технологии КМОП используются полевые транзисторы с изолированным затвором с каналами разной проводимости.   
 * Если на оба входа A и B подан высокий уровень,на выходе - низкий.
 * Если хотя бы на один из входов подать низкий уровень, на выход идет высокий.
СХЕМА 2
   КМОП 2ИЛИ-НЕ. В ней используются два двухзатворных полевых транзистора.
 * Если на оба входа А и В подан высокий уровень, то на выходе -низкий.
 * Если на оба входа подать низкий уровень, выходит высокий.    
 * Если хотя бы на один из входов подать низкий уровень, выйдет низкий.
СХЕМА 3
   КМОП НЕ-И-ИЛИ. В технологии КМОП используются полевые транзисторы.
 * Если на оба входа A и B подан высокий уровень,на выходе-низкий.
 * Если хотя бы на один из входов подать низкий уровень, на выход идет высокий.
СХЕМА 4
 *Асинхронный RS-триггер. Используются полевые транзисторы. При подаче единицы на вход S выходное состояние становится равным логической единице.
  А при подаче единицы на вход R выходное состояние становится равным логическому нулю. 
  Состояние, при котором на оба входа R и S одновременно поданы логические единицы,в некоторых случаях является запрещённым, 
  при такой комбинации RS-триггер переходит в третье состояние QQ=00. Одновременное снятие двух «1» практически невозможно. 
  При снятии одной из «1» RS-триггер переходит в состояние, определяемое оставшейся «1».
  Таким образом RS-триггер имеет три состояния, из которых два устойчивых и одно неустойчивое.
СХЕМА 5
 *Резисторно-транзисторная логика (РТЛ) на базе простых транзисторных ключей. При входе высокий,на выходе будет низкий, и наоборот.
СХЕМА 6
 *Это 3И-НЕ резистора-транзисторная логика, реализованная с транзисторами. 
  Когда все входы высокий сигнал, на выходе будет низкий, в противном случае выход высок.
СХЕМА 7
 *Диодно-транзисторная логика. Когда на все входы высоки , на выходе будет низкий, в противном случае выход высок.
СХЕМА 8
 *Транзисторно-транзисторная логика. И-НЕ, осуществленные, используя логику транзистора. 
  Когда все входы высоки, продукция низка; иначе, продукция высока. 
СХЕМА 9
 *Транзисторно-транзисторная логика.Когда один из входов высок, продукция низка; иначе, продукция высока. 
СХЕМА 10
СХЕМА 11
СХЕМА 12
 СХЕМА 13 

MarchenkoEV 07:50, 26 октября 2010 (UTC)[ответить]

ПРАКТИЧЕСКАЯ РАБОТА № 7[править]

Схема №1 Это - двоичный полусумматор. Представляет собой объединение двух бинарных (двухоперандных) двоичных логических функций: сумма по модулю два и разряд переноса при двоичном сложении. Состоит из И, исключающего ИЛИ. При 1 0 - 0 1, 0 1 - 0 1, 1 1 - 1 0, 0 0 - 0 0

Схема №2 Полный сумматор — тринарный (трёхоперандный) сумматор по модулю с разрядом переноса, характеризующийся наличием трёх входов, на которые подаются одноимённые разряды двух складываемых чисел и перенос из предыдущего (более младшего) разряда, и двумя выходами: на одном реализуется арифметическая сумма по модулю в данном разряде, а на другом — перенос в следующий (более старший разряд). Такие сумматоры изначально ориентированы только на показательные позиционные системы счисления. Состоит из 2 И, ИЛИ, 2 исключающих ИЛИ. При 0 0 0 - 0 0, 1 0 0 - 0 1, 1 1 0 - 1 0, 1 1 1 - 1 1, 0 0 1 - 0 1, 0 1 0 - 0 1, 0 1 1 - 1 0.

Схема №3 Дешифратор (декодер) — комбинационное устройство, преобразующее n-разрядный двоичный, троичный или k-ичный код. Дешифраторы являются устройствами, выполняющими двоичные, троичные или k-ичные логические функции (операции). Семисегментный индикатор, как говорит его название, состоит из семи элементов индикации (сегментов), включающихся и выключающихся по отдельности. Включая их в разных комбинациях, из них можно составить упрощённые изображения арабских цифр. Часто семисегментные индикаторы делают в курсивном начертании, что повышает читаемость. Состоит из 4 инверторов, 9 И-НЕ, 8 И, ИЛИ, Семисегментный индикатор. При 0 1 0 1 - Семисегментный индикатор показывает 5, 0 0 0 0 - Семисегментный индикатор показывает 0, 1 0 0 0 - Семисегментный индикатор показывает 8, 1 1 0 0 - Семисегментный индикатор ничего не показывает, 1 1 1 0 - Семисегментный индикатор ничего не показывает, 1 1 1 1 - Семисегментный индикатор ничего не показывает, 0 1 1 1 - Семисегментный индикатор показывает 7, 0 0 1 1 - Семисегментный индикатор показывает 3, 0 0 0 1 - Семисегментный индикатор показывает 1, 1 0 1 0 - Семисегментный индикатор ничего не показывает, 1 1 0 1 - Семисегментный индикатор ничего не показывает, 0 1 0 0 - Семисегментный индикатор показывает 4, 0 1 1 0 - Семисегментный индикатор показывает 6, 1 0 0 1 - Семисегментный индикатор показывает 9.

Схема №4 Цифровой компаратор или компаратор амплитуд является электронным устройством берущим два числа в двоичном виде и определяющим является ли первое число меньшим, большим или равным второму числу. Состоит из 2 исключающих ИЛИ, ИЛИ, 4 И-НЕ, ИЛИ-НЕ, 3 инверторов. При 0 0 0 0 - 0 1 0, 0 0 0 1 - 1 0 0, 0 0 1 0 - 1 0 0, 0 0 1 1 - 1 0 0, 0 1 0 0 - 0 0 1, 0 1 0 1 - 0 1 0, 0 1 1 0 - 1 0 0, 0 1 1 1 - 1 0 0, 1 0 0 0 - 0 0 1, 1 0 0 1 - 0 0 1, 1 0 1 0 - 0 1 0, 1 0 1 1 - 1 0 0, 1 1 0 0 - 0 0 1, 1 1 0 1 - 0 0 1, 1 1 1 0 - 0 0 1, 1 1 1 1 - 0 1 0.

Схема №5 Счётчик числа импульсов — устройство, на выходах которого получается двоичный (двоично-десятичный) код, определяемый числом поступивших импульсов. Счётчики могут строиться на T-триггерах. Основной параметр счётчика — модуль счёта — максимальное число единичных сигналов, которое может быть сосчитано счётчиком. Счётчики обозначают через СТ (от англ. counter). Состоит из 4 JK триггеров, счетчик импульсов.

Схема №6 Счётчик числа импульсов — устройство, на выходах которого получается двоичный (двоично-десятичный) код, определяемый числом поступивших импульсов. Счётчики могут строиться на T-триггерах. Основной параметр счётчика — модуль счёта — максимальное число единичных сигналов, которое может быть сосчитано счётчиком. Счётчики обозначают через СТ (от англ. counter). Состоит из 8 JK триггеров, счетчик импульсов.

Схема №7 Счётчик числа импульсов — устройство, на выходах которого получается двоичный (двоично-десятичный) код, определяемый числом поступивших импульсов. Счётчики могут строиться на T-триггерах. Основной параметр счётчика — модуль счёта — максимальное число единичных сигналов, которое может быть сосчитано счётчиком. Счётчики обозначают через СТ (от англ. counter). (MarchenkoEV 11:28, 11 ноября 2010 (UTC))[ответить]